有关lvds接口定义

有关lvds接口定义
   LVDS接口又称RS-644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。LVDS即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PCB连线,也可以是平衡电缆。LVDS在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。目前,流行的LVDS技术规范有两个标准:一个是TIA/EIA(电讯工业联盟/电子工业联盟)的ANSI/TIA/EIA-644标准,另一个是IEEE 1596.3标准。

20PIN单6定义:
 1:电源2:电源3:地  4:地  5:R0-  6:R0+ 7:地  8:R1-  9:R1+  10:地  11:R2-  12:R2+   13:地  14:CLK-  15:CLK+ 16空 17空 18空 19 空 20空
每组信号线之间电阻为(数字表120欧左右)

20PIN双6定义:
1:电源2:电源3:地  4:地  5:R0-  6:R0+  7:R1-  8:R1+  9:R2-  10:R2+  11:CLK-  12:CLK+   13:RO1-  14:RO1+  15:RO2-  16:RO2+  17:RO3-   18:RO3+
19:CLK1-   20:CLK1+
每组信号线之间电阻为(数字表120欧左右)

20PIN单8定义:
 1:电源2:电源3:地  4:地  5:R0-  6:R0+ 7:地  8:R1-  9:R1+  10:地  11:R2-  12:R2+   13:地  14:CLK-  15:CLK+  16:R3-  17:R3+
每组信号线之间电阻为(数字表120欧左右)

30PIN单6定义:
 1:空2:电源3:电源  4:空  5:空  6:空 7:空  8:R0-  9:R0+  10:地  11:R1-  12:R1+   13:地  14:R2-  15:R2+  16:地   17:CLK-  18:CLK+  19:地  20:空-  21:空  22:空  23:空   24:空   25:空  26:空  27:空  28空  29空 30空
每组信号线之间电阻为(数字表120欧左右)

30PIN单8定义:
 1:空2:电源3:电源  4:空  5:空  6:空 7:空  8:R0-  9:R0+  10:地  11:R1-  12:R1+   13:地  14:R2-  15:R2+  16:地   17:CLK-  18:CLK+  19:地  20:R3-  21:R3+  22:地  23:空  24:空   25:空  26:空  27:空  28空  29空 30空
每组信号线之间电阻为(数字表120欧左右)

30PIN双6定义:
1:电源2:电源3:地  4:地  5:R0-  6:R0+ 7:地  8:R1-  9:R1+  10:地  11:R2-  12:R2+  13:地  14:CLK-  15:CLK+  16:地   17:RS0-  18:RS0+  19:地  20:RS1-  21:RS1+  22:地  23:RS2-  24:RS2+   25:地  26:CLK2-  27:CLK2+
每组信号线之间电阻为(数字表120欧左右)

30PIN双8定义:
1:电源2:电源3:电源  4:空  5:空  6:空 7:地  8:R0-  9:R0+  10:R1-  11:R1+  12:R2-  13:R2+  14:地  15:CLK-  16:CLK+   17:地  18:R3-  19:R3+  20:RB0-21:RB0+  22:RB1-  23:RB1+  24:地   25:RB2-  26:RB2+  27:CLK2- 28:CLK2+ 29:RB3-  30:RB3+
每组信号线之间电阻为(数字表120欧左右)
一般14PIN、20PIN、30PIN为LVDS接口。


上一条   下一条